Zakaria Boussik - WIZBII Zakaria Boussik ha publicado su perfil profesional en WIZBII. Z B

Zakaria Boussik

Ingénieur Systèmes Embarqués

29 años • Montpellier

Currículum

Je suis jeune diplômé de Master en Systèmes Électroniques Intégrés (Microélectronique) à l'université de Montpellier. Je cherche un travail au tour de : > Systèmes Embarqués > Programmation Software (C, C++) > Programmation Hardware (VHDL) > Conception Analogique > Cadence, Matlab, LabVIEW, ModelS

Competencias

Programmation C/C++vhdlmatlabcadencelabviewvivadomodelsim

Experiencias

Ingénieur Conception circuits intégrés Analogiques

04-2018 - 07-2018 Diseño / UX / UI-> Conception d'une interface Sigma-delta du 1er ordre avec une contrainte forte. -> Conception d'une interface Sigma-delta du 2nd ordre avec une approche Matlab-Simulink puis Cadence. -> Conception du layout des deux circuits sous environnement layout XL (DRC, LVS).

Ingénieur Systèmes De Récupération d'Énergie

01-2018 - 02-2018 Energía/Materiales/Mecánica-> Sources de récupération d'énergie pour alimenter une marque qui sert à visualiser la physiologie du poisson. -> Recherche de toutes les solutions possibles en termes de récupération d'énergie dans le cadre d'un projet qui développe actuellement des marques satellites pour les thons rouges. -> Le choix de la source de récupération d’énergie adéquate avec l’application. -> Proposition d’un modèle de circuit pour alimenter la marque électronique souhaité.

Ingénieur Systèmes Embarqués

11-2017 - 11-2017 Energía/Materiales/MecánicaImplémentation d’un filtre FIR sur un processeur MIPS à l’aide d’une carte FPGA spartran 3e : > Création d’un filtre FIR en langage C puis la génération du ficher.vhd à l’aide d’une fonction makefile. Implémentation du fichier bit Stream sur la carte. > Conception matérielle: la description d’un accélérateur en Vhdl. > Comparaison de performance de l’exécution de filtre sans et avec l’accélérateur.

Ingénieur Software (C++)

11-2017 - 12-2017 Energía/Materiales/MecánicaAutomatisation de la lecture d’un fichier verilog et le calcul de la fonction logique : > Réalisation d'un simulateur des circuits numériques en C++ > La récupération des entrées sorties (primaires et secondaires) et le nombre et la nature des portes logiques. > La liaison entre les entrées sorties (primaires et secondaires) pour construire la fonction souhaitée. > La lecture du fichier contenant le vecteur d’entrée fourni par l’utilisateur et donner les résultats de sortie de la fonction.

Ingénieur Hardware (VHDL)

10-2017 - 10-2017 Energía/Materiales/MecánicaConception hardware d’un algorithme de chiffrement : > L’implémentation et le test des différents blocs de l’algorithme « PRESENT ». > La mise à jour de la clef de chiffrement. > La liaison entre les blocs. > Chiffrement du texte avec la clef donné par l’utilisateur.

Formación

Master Systèmes Électroniques Intégrés- Université de Montpellier 1

2017 - 2018 Montpellier, HéraultEnergía/Materiales/Mecánica

Licence Électronique- Université Hassan II Mouhamadia

2012 - 2015 Valenciennes, NordInfra/Redes/Telecomunicaciones, Energía/Materiales/Mecánica

Mis cualidades

Autónomo
Flexible
Espíritu de equipo
Positivo/a

Idiomas hablados

  • Árabe

    Lengua materna

  • Francés

    Profesional

  • Inglés

    Intermedio

Mis deseos

Antes de los 30 años

Un tour du monde

Mi presencia en internet

Hacer que su futuro sea todo un éxito.
  • Directorio de empleos
  • Directorio de empresas